Berita
FD-SOI FPGA Dapatkan PCIe dan LPDDR4 Interfacing
MachXO5T-NX, sebagaimana mereka disebut, cocok untuk "satu set desain fungsi kontrol untuk jaringan perusahaan, visi mesin dan IoT industri", katanya.
Mereka dibangun menggunakan proses FDSOI perusahaan (gambar benar), yang secara dramatis dapat mengurangi kesalahan lunak dari radiasi dibandingkan dengan CMO curah karena ada lebih sedikit volume semikonduktor (oranye) dengan akses ke transistor dalam carry palsu yang dapat dihasilkan,
Hingga 7.2mbit memori disertakan, hingga 55mbit flash pengguna dan hingga 96K sel logika (lihat tabel di bawah).
Ada hingga 291 iOS tujuan umum “yang mendukung konfigurasi IO lebih awal dan menyediakan fitur tambahan seperti 1.25Gbit/s SGMII, pull-down default, hot-socketing dan laju SLEW yang dapat diprogram”, kata kisi.
Tegangan IO beberapa didukung (1, 1.2, 1.5, 1.8, 2.5 dan 3.3V) dan ada antarmuka LVD dan MIPI.
Fitur antarmuka PCIe dan LPDDR4 pada dua yang lebih besar (sel 53k dan 96K) dari tiga perangkat yang diumumkan.
Untuk perlindungan kekayaan intelektual, ada multi-boot dengan enkripsi bit-stream (AES256) dan otentikasi (ECC256).
Kemasan adalah 17 x 17mm dengan pitch 0,8mm, dan ada opsi 14 x 14mm untuk versi yang lebih kecil (sel 25K).
| Machxo5-nx | Machxo5t-nx | ||
|---|---|---|---|
| Perangkat | LFMXO5-25 | LFMXO5-55T | LFMXO5-100T |
| Sel logika | 25K | 53k | 96K |
| Blok memori tertanam | 80 (x18kbit) | 166 | 208 |
| Memori tertanam | 1440kbit | 2988 | 3744 |
| RAM Terdistribusi | 184kbit | 320 | 639 |
| Blok memori besar | 1 | 5 | 7 |
| Bit memori yang besar | 512Kbit | 2560 | 3584 |
| 18 × 18 pengganda | 20 | 146 | 156 |
| Blok ADC | 2 | 2 | 2 |
| Osilator 450MHz | 1 | 1 | 1 |
| Osilator 128kHz | 1 | 1 | 1 |
| Pcie gen2 ip keras | 0 | 1 | 1 |
| Gpll | 2 | 4 | 4 |
| Flash pengguna (tanpa inisialisasi) | 15mbit | 79 | 79 |
Sumber kisi bervariasi pada beberapa angka yang digunakan dalam artikel dan tabel di atas (pemeriksaan fakta sedang berlangsung), jadi periksa sendiri jika penting bagi Anda.
